[go: nahoru, domu]

跳转到内容

UltraSPARC T2:修订间差异

维基百科,自由的百科全书
删除的内容 添加的内容
4MB L2
InternetArchiveBot留言 | 贡献
补救1个来源,并将0个来源标记为失效。) #IABot (v2.0.8.7
 
(未显示22个用户的33个中间版本)
第1行: 第1行:
{{NoteTA
{{Future}}
|G1 = IT
'''UltraSPARC T2'''(研發代號:'''Niagara II''')是[[昇陽電腦]]所研發的[[微處理器]],是一顆[[多核]](執行核)、[[多]](執行緒)的[[CPU]],UltraSPARC T2的前一款處理器為[[UltraSPARC T1]]。
|1 = zh-cn:太阳计算机系统; zh-tw:昇陽電腦; zh-hk:太陽電腦;
}}
{{Infobox CPU
| name = UltraSPARC T2
| image = <!-- Ultrasparc_t2_micrograph.JPG -->
| image_size = 250px
| caption = UltraSPARC T2 micrograph
| produced-start = 2007
| produced-end =
| slowest = 1.2
| fastest = 1.6
| slow-unit = GHz
| fast-unit = GHz
| fsb-slowest =
| fsb-fastest =
| fsb-slow-unit =
| fsb-fast-unit =
| size-from =
| size-to =
| soldby =
| designfirm = [[昇陽電腦]]
| manuf1 = [[Texas Instruments]]
| core1 = S2
| sock1 =
| pack1 =
| arch = [[SPARC V9]]
| microarch =
| numcores = 4, 6, 8
| predecessor = [[UltraSPARC T1]]
| successor = [[SPARC T3]]
}}
'''UltraSPARC T2'''(研發代號:'''Niagara II''')是[[昇陽電腦]]所研發的[[微處理器]],是一顆[[多核]](執行核)、[[多线程]](執行緒)的[[CPU]],采用[[开放架构]]。UltraSPARC T2的前一款處理器為[[UltraSPARC T1]]。


UltraSPARC T2衍生自[[SPARC|UltraSPARC]]系列微處理器,這顆處理器內可以有8個CPU核心,且每個核心最多可同時執掌、處理8個執行緒,如此UltraSPARC T2處理器在最理想狀態下可同時執行64個執行緒,而且,每個核心也有自屬的[[浮點運算單元]]([[FPU]])。同時加密、解密相關的執行處理單元也將由單核提升成多核。T2將使用65奈米製程, 而且L2[[快取記憶體]]增到 4 MB.
UltraSPARC T2衍生自[[SPARC|UltraSPARC]]系列微處理器,這顆處理器內可以有8個CPU核心,且每個核心最多可同時執掌、處理8個執行緒,如此UltraSPARC T2處理器在最理想狀態下可同時執行64個執行緒,而且,每個核心也有自屬的[[浮點運算單元]]([[FPU]])。同時[[加密]]、解密相關的執行處理單元也將由單核提升成多核。T2將使用65奈米製程而且L2[[快取記憶體]]增到4MB.


2006年4月12日,[[昇陽電腦]]宣佈完整的UltraSPARC T2處理器已經進行試產(tape-out),且功率用電方面的特性表現將與現有UltraSPARC T1相同,在效能方面,倘若執行已依據UltraSPARC T1架構而重新編譯、轉化的軟體,則UltraSPARC T2的執行效率將會是UltraSPARC T1的兩倍;在浮点运算能力方面,UltraSPARC T2每个核心均有一个[[浮点运算单元]]([[FPU]]),相比UltraSPARC T1八个核心共享一个浮点运算单元,其性能提升将是根本性的


2006年5月26日,UltraSPARC T2[[處理器]]進入整機性(指將處理器裝入[[伺服器]]內)的系統測試,比原訂的8月底、9月底進行測試提前三個月,並預計在2007年能正式推出使用UltraSPARC T2[[處理器]]的[[伺服器]]。此外也已經得知UltraSPARC T2將內建二個10Gbps的[[乙太網路]]界面(簡稱:[[10GbE]])。
[[2006年]][[4月12日]],[[昇陽電腦]]宣佈完整的UltraSPARC T2處理器已經進行試產(tape-out),且功率用電方面的特性表現將與現有UltraSPARC T1相同,在效能方面,倘若執行已依據UltraSPARC T1架構而重新編譯、轉化的軟體,則UltraSPARC T2的執行效率將會是UltraSPARC T1的兩倍。


2007年12月11日,Sun公司通过[[OpenSPARC]]计划将UltraSPARC T2处理器以[[GPL]]开源协议发布<ref>{{cite web |url=http://www.sun.com/aboutsun/pr/2007-12/sunflash.20071211.1.xml |title=Sun Accelerates Growth of UltraSPARC CMT Eco System; Releases OpenSPARC T2 Processor RTL to Open Source Community and Joins Five Major Universities in Launch of OpenSPARC Technology Centers of Excellence |accessdate=2007-12-13 |publisher=Sun |archive-date=2011-05-20 |archive-url=https://web.archive.org/web/20110520210717/http://www.sun.com/aboutsun/pr/2007-12/sunflash.20071211.1.xml }}</ref>。
[[2006年]][[5月26日]],UltraSPARC T2[[處理器]]進入整機性(指將處理器裝入[[伺服器]]內)的系統測試,比原訂的8月底、9月底進行測試提前三個月,並預計在[[2007年]]能正式推出使用UltraSPARC T2[[處理器]]的[[伺服器]]。此外也已經得知UltraSPARC T2將內建10Gbps的[[乙太網路]](簡稱:[[10GbE]])。

== 操作系统支持 ==
* [[Solaris]]
* [[Ubuntu]]
* [[Debian]]
* [[OpenBSD]]

== 参考文献 ==
<div class="references-small">
<references />
</div>


== 外部連結 ==
== 外部連結 ==
* [http://www.opensparc.net/ opensparc]{{Wayback|url=http://www.opensparc.net/ |date=20090221152733 }}
* [http://taiwan.cnet.com/news/hardware/0,2000064553,20107986,00.htm 昇陽Niagara II晶片準備就緒] - CNET新聞


{{Sun Microsystems}}
[[Category:昇陽電腦]]
[[Category:微理器]]


[[Category:Sun微处理器]]
[[en:UltraSPARC T2]]
[[Category:开源理器]]
[[Category:SPARC微处理器架构]]

2022年5月18日 (三) 10:59的最新版本

UltraSPARC T2
產品化2007
設計團隊昇陽電腦
生产商
指令集架構SPARC V9
核心数量4, 6, 8
CPU主频范围1.2 GHz 至 1.6 GHz
核心代號
  • S2
上代產品UltraSPARC T1
繼任產品SPARC T3

UltraSPARC T2(研發代號:Niagara II)是昇陽電腦所研發的微處理器,是一顆多核心(執行核)、多线程(多執行緒)的CPU,采用开放架构。UltraSPARC T2的前一款處理器為UltraSPARC T1

UltraSPARC T2衍生自UltraSPARC系列微處理器,這顆處理器內可以有8個CPU核心,且每個核心最多可同時執掌、處理8個執行緒,如此UltraSPARC T2處理器在最理想狀態下可同時執行64個執行緒,而且,每個核心也有自屬的浮點運算單元FPU)。同時加密、解密相關的執行處理單元也將由單核提升成多核。T2將使用65奈米製程,而且L2快取記憶體增到4MB.

2006年4月12日,昇陽電腦宣佈完整的UltraSPARC T2處理器已經進行試產(tape-out),且功率用電方面的特性表現將與現有UltraSPARC T1相同,在效能方面,倘若執行已依據UltraSPARC T1架構而重新編譯、轉化的軟體,則UltraSPARC T2的執行效率將會是UltraSPARC T1的兩倍;在浮点运算能力方面,UltraSPARC T2每个核心均有一个浮点运算单元FPU),相比UltraSPARC T1八个核心共享一个浮点运算单元,其性能提升将是根本性的。

2006年5月26日,UltraSPARC T2處理器進入整機性(指將處理器裝入伺服器內)的系統測試,比原訂的8月底、9月底進行測試提前三個月,並預計在2007年能正式推出使用UltraSPARC T2處理器伺服器。此外也已經得知UltraSPARC T2將內建二個10Gbps的乙太網路界面(簡稱:10GbE)。

2007年12月11日,Sun公司通过OpenSPARC计划将UltraSPARC T2处理器以GPL开源协议发布[1]

操作系统支持

[编辑]

参考文献

[编辑]

外部連結

[编辑]