[go: nahoru, domu]

JP2574773B2 - Priority selection method - Google Patents

Priority selection method

Info

Publication number
JP2574773B2
JP2574773B2 JP61234672A JP23467286A JP2574773B2 JP 2574773 B2 JP2574773 B2 JP 2574773B2 JP 61234672 A JP61234672 A JP 61234672A JP 23467286 A JP23467286 A JP 23467286A JP 2574773 B2 JP2574773 B2 JP 2574773B2
Authority
JP
Japan
Prior art keywords
signal
specific device
bus
priority selection
use request
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61234672A
Other languages
Japanese (ja)
Other versions
JPS6389957A (en
Inventor
勇 安井
照夫 上田
聡 端山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Original Assignee
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Nippon Telegraph and Telephone Corp filed Critical Hitachi Ltd
Priority to JP61234672A priority Critical patent/JP2574773B2/en
Publication of JPS6389957A publication Critical patent/JPS6389957A/en
Application granted granted Critical
Publication of JP2574773B2 publication Critical patent/JP2574773B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、予め優先順位が付与されている複数の装置
が特定の装置をアクセスする際での優先選択方式に関す
るものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a priority selection method when a plurality of devices to which priorities are assigned in advance access a specific device.

〔従来の技術〕[Conventional technology]

これまでにあっては、例えば特開昭59−24327号公報
に記載されているように、複数の装置が共通バスに接続
されている状態で各装置の優先選択回路がバス使用要求
信号を特定の装置(プロセッサ)に対して送出すれば、
プロセッサからのバス占有許可信号は上流側の優先選択
回路を介し、順次下流側の優先選択回路で受け取られる
ようになっている。この場合、各優先選択回路には自己
がシステムとしての構成要素として接続されているか否
かを示す信号線が設けられており、システムから切り離
される際は、バス占有許可信号を自己を優先選択回路を
介させることなく即下流側の優先選択回路に伝達し得る
ものとなっている。
Heretofore, as described in, for example, JP-A-59-24327, when a plurality of devices are connected to a common bus, a priority selection circuit of each device specifies a bus use request signal. Is sent to the device (processor) of
The bus occupation permission signal from the processor is sequentially received by the downstream priority selection circuit via the upstream priority selection circuit. In this case, each priority selection circuit is provided with a signal line that indicates whether or not the priority selection circuit is connected as a component of the system. Can be immediately transmitted to the priority selection circuit on the downstream side without passing through.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

しかしながら、上記従来技術においては、1個の優先
選択回路をデイジーチェインから切り離す場合にのみ適
用される方式であり、連続接続された複数個の優先選択
回路が切り離される場合には接続変更が必要となる。ま
た、上流側の優先選択回路がバス使用要求信号を送出し
ている間は下流側へバス占有許可信号が伝送されないこ
とから、下流側の優先選択回路ではバス使用要求信号を
出力し続けるか、またはバス使用要求信号を出力してか
ら一定時間待ってもバス占有許可信号が返送されなけれ
ば、改めて一定時間経過後にバス使用要求信号を出力し
なければならず、その優先選択回路を有する装置におい
ては、バス獲得のための処理に処理時間が専有されてし
まうという不具合がある。
However, the above-mentioned prior art is a method applied only when one priority selection circuit is disconnected from the daisy chain, and a connection change is required when a plurality of serially connected priority selection circuits are disconnected. Become. Also, since the bus occupation permission signal is not transmitted to the downstream side while the upstream priority selection circuit is transmitting the bus use request signal, the downstream priority selection circuit continues to output the bus use request signal, Alternatively, if the bus occupation permission signal is not returned even after waiting for a certain time after outputting the bus use request signal, the bus use request signal must be output again after a certain time elapses. Has a disadvantage that the processing time is exclusively used for the processing for acquiring the bus.

本発明の目的は、複数の装置が特定の装置をアクセス
するに際し、同時に複数個の装置をシステムから切り離
す場合にも接続変更を要することなくそのまま他の装置
ではアクセスし得る優先選択方式を供するにある。ま
た、本発明の他の目的は、装置群が複数特定の装置に並
列的に収容されている場合において、装置群の何れかが
特定の装置に対し使用要求を発生した場合には、その旨
が即他の装置群で認識され得る優先選択方式を供するに
ある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a priority selection method in which a plurality of devices can access a specific device at the same time, without disconnecting the plurality of devices from the system at the same time, without having to change the connection, other devices can directly access the system. is there. Further, another object of the present invention is to provide a case where, when a group of devices is accommodated in parallel by a plurality of specific devices and any one of the group of devices issues a use request to the specific device, the fact is described. Is to provide a priority selection method that can be immediately recognized by another device group.

〔問題点を解決するため手段〕[Means to solve the problem]

上記目的は、各装置対応優先選択回路間が、優先選択
回路各々に設けられた2つの接点を介し2種類の特定装
置使用中信号線によって接続されることで達成される。
また、上記他の目的は、装置群各々における2種類の特
定装置使用中信号線の何れか一方を特定の装置に引き込
み、特定装置使用要求に係る装置群対応の特定装置使用
中信号線以外の信号線を特定装置使用中状態におくこと
によって達成される。
The above object is achieved by connecting the priority selecting circuits corresponding to the respective devices by two kinds of specific device busy signal lines via two contacts provided in each of the priority selecting circuits.
Another object of the present invention is to draw one of the two types of specified device in-use signal lines in each device group into a specific device, and to set a signal line other than the specified device in-use signal line corresponding to the device group related to the specific device use request. In the specific device in use state.

〔作用〕[Action]

優先選択回路間に設けられる特定装置使用中信号線の
うち1つは優先順位の高い方から低い方に優先選択回路
各々に設けられたブレークリレー接点を介して、また、
他の1つはそれとは逆に方向に同じくブレークリレー接
点を介して設けられるようになっている。特定装置使用
中の優先選択回路では2つのブレークリレー接点がとも
に開放されることによって、後位側に特定装置使用中信
号を送出することから、他の優先選択回路では2つの特
定装置使用中信号線の信号状態より特定の装置が現に使
用中状態にあるか否かが容易に知れるものである。これ
によって特定装置使用中にない装置での特定装置獲得の
ための処理は必要最小限に抑えられるものである。ま
た、もしも優先選択回路各々での電源断などによりシス
テムから装置が切り離される場合は、その優先選択回路
でのブレークリレー接点は閉成状態に維持されることが
ら、後位側の優先選択回路はその影響を受けることはな
いものである。即ち、接続の変更は要されないものであ
る。
One of the specified device busy signal lines provided between the priority selection circuits is arranged from a higher priority to a lower priority through a break relay contact provided in each of the priority selection circuits, and
The other is provided in the opposite direction, also via a break relay contact. In the priority selecting circuit in use of the specific device, the two break relay contacts are both opened, so that the specific device busy signal is transmitted to the rear side. Therefore, in the other priority selecting circuits, two specific device busy signals are used. It can be easily known from the signal state of whether or not a specific device is actually in use. As a result, processing for acquiring a specific device in a device that is not using the specific device can be minimized. Also, if the device is disconnected from the system due to power cutoff at each priority selection circuit, etc., the break relay contact at that priority selection circuit will be kept in the closed state. It is not affected. That is, no change in connection is required.

ところで、複数の装置が唯一の共通バスを介し特定の
装置に収容される場合は以上のようにして特定の装置へ
のアクセスが制御されるが、装置群が複数群対応の共通
バスを介し特定の装置に収容されている場合には何等か
の工夫が必要となる。装置群間でのアクセス調整が必要
となるわけであるが、このような場合でのアクセス調整
は装置群各々における2種類の特定装置使用中信号線の
何れか一方を特定の装置に引き込み、その信号線状態を
特定の装置によって制御すればよいというものである。
装置群の何れかより特定装置使用要求があった場合は、
その装置群以外の装置群には特定装置使用中信号線を介
し特定装置使用中信号を送出すればよいというわけであ
る。
By the way, when a plurality of devices are accommodated in a specific device via a single common bus, access to the specific device is controlled as described above, but the device group is specified via a common bus corresponding to a plurality of groups. In the case of being accommodated in the above device, some contrivance is required. Access adjustment between the device groups is necessary. In such a case, the access adjustment is performed by pulling one of the two types of the specific device busy signal lines in each of the device groups to the specific device, The line state may be controlled by a specific device.
If there is a specific device use request from any of the device groups,
A specific device busy signal may be transmitted to a device group other than the device group via the specific device busy signal line.

〔実施例〕〔Example〕

以下、本発明を第1図から第5図により説明する。 Hereinafter, the present invention will be described with reference to FIGS.

先ず本発明に係るシステムについて説明すれば、第2
図はその基本的なシステム構成を示したものである。こ
れによる場合、装置10,20,30はそれぞれ優先選択回路1
1,21,31を有しており、これらは特定装置40の受信回路4
1に共通バス50を介し収容されたものとなっている。装
置10,20,30はそれぞれ優先選択回路11,21,31を介し共通
バス50上に使用要求信号を送出することによって特定装
置40を使用するものとなっている。
First, the system according to the present invention will be described.
The figure shows the basic system configuration. In this case, each of the devices 10, 20, and 30 has the priority selection circuit 1
1,21,31, which are the receiving circuit 4 of the specific device 40.
1 is housed via a common bus 50. The devices 10, 20, and 30 use the specific device 40 by transmitting a use request signal onto the common bus 50 via the priority selection circuits 11, 21, and 31, respectively.

さて、第1図は優先選択回路11,21,31と受信回路41の
構成を詳細に示したものである。優先選択回路11,21,31
は同一構成とされるが、その構成を優先選択回路11によ
って説明すれば、アンド回路100は装置10のプロセッサC
PU1が特定装置40を使用するために発する特定装置使用
要求信号(REQ0)109を共通バス50へ送出するか否かの
条件判定回路として機能するようになっている。その信
号(REQ0)109はアンド回路100での条件が成立すれば、
ドライバ101を介し共通バス50のリクエスト線上に送出
され、受信回路41での受信ゲート400より装置使用要求
信号(REQ)401として得られるようになっている。装置
使用要求信号(REQ)401は特定装置40のプロセッサCPU4
に供給され、装置10からの使用要求信号を受けた特定装
置40のプロセッサCPU4は、共通バス50を介して装置10と
のデータ転送処理を行う。また、条件成立時にはアンド
回路100の出力によってドライバ102を介しリレー103が
駆動されるようになっている。そのブレーク接点104,10
5が開放されると特定装置使用中信号線111,112が分断さ
れるようになっているものである。また、オア回路108
はそれら信号線111,112での信号状態を論理和すること
によって装置使用中信号110を得たうえ、装置10のプロ
セッサCPU1に通知するものとなっている。
FIG. 1 shows the configurations of the priority selection circuits 11, 21, 31 and the reception circuit 41 in detail. Priority selection circuits 11, 21, 31
Have the same configuration, but if the configuration is explained by the priority selection circuit 11, the AND circuit 100
The PU 1 functions as a condition determination circuit for determining whether or not to transmit a specific device use request signal (REQ 0 ) 109 issued to use the specific device 40 to the common bus 50. The signal (REQ 0 ) 109 is obtained if the condition in the AND circuit 100 is satisfied.
The signal is transmitted to the request line of the common bus 50 via the driver 101, and is obtained as a device use request signal (REQ) 401 from the reception gate 400 in the reception circuit 41. The device use request signal (REQ) 401 is the processor CPU4 of the specific device 40.
The processor CPU4 of the specific device 40 that has been supplied with the use request signal from the device 10 performs data transfer processing with the device 10 via the common bus 50. When the condition is satisfied, the relay 103 is driven via the driver 102 by the output of the AND circuit 100. Its break contacts 104,10
When 5 is opened, the specific device busy signal lines 111 and 112 are disconnected. Also, OR circuit 108
Obtains a device busy signal 110 by ORing the signal states of the signal lines 111 and 112, and notifies the processor CPU1 of the device 10.

ここで、装置10が特定装置使用要求信号109を発行
し、アンド回路100での条件が成立した場合、即ち、ア
ース線113と信号線112上にアース信号(論理“0")があ
って、共通バス50が未使用であることを示しているとす
れば、ドライバ101から共通バス50上にリクエスト信号
が送出され、また、ドライバ102によってリレー103が駆
動されることでそのブレーク接点104,105は開放される
ことになる。この結果信号線111にはアース線113からの
アース信号は伝達されず、優先選択回路21では電源Vに
接続された抵抗206によって信号線111は電圧Vが印加さ
れた状態(論理“1")となるものである。信号線111は
優先選択回路21内ではアンド回路200とオア回路208に接
続されていることから、これによりアンド回路200のゲ
ートは閉じられ、装置20からの共通バス使用要求の送出
は禁止されるものであり、オア回路208からは装置使用
中信号210が得られるものである。この信号210が装置20
に送られることによって、共通バス50が使用中、即ち特
定装置40を使用し得ないことが認識されるものである。
Here, when the device 10 issues the specific device use request signal 109 and the condition in the AND circuit 100 is satisfied, that is, when the ground signal (logic “0”) exists on the ground line 113 and the signal line 112, If it is indicated that the common bus 50 is unused, a request signal is sent from the driver 101 onto the common bus 50, and the relay 103 is driven by the driver 102, so that the break contacts 104 and 105 are opened. Will be done. As a result, the ground signal from the ground line 113 is not transmitted to the signal line 111, and the voltage V is applied to the signal line 111 by the resistor 206 connected to the power supply V in the priority selection circuit 21 (logic "1"). It is what becomes. Since the signal line 111 is connected to the AND circuit 200 and the OR circuit 208 in the priority selection circuit 21, this closes the gate of the AND circuit 200 and prohibits the transmission of the common bus use request from the device 20. The OR circuit 208 provides a device-in-use signal 210. This signal 210 is
Is transmitted, the common bus 50 is in use, that is, it is recognized that the specific device 40 cannot be used.

また、優先選択回路11,31が共通バス50を使用してい
ない時、即ち信号線111はブレーク接点104を介するアー
ス線113からのアース信号によって、また、信号線112は
ブレーク接点205を介するアース線312からのアース信号
によってともに論理“0"状態になっている時、装置20の
プロセッサCPU2から特定装置40を使用すべく特定装置使
用要求信号(REQ1)209が送出されれば、前記と同様に
アンド回路200からはドライバ201を介し共通バス50にリ
クエスト信号が送出され、また、ドライバ202によって
はリレー203が駆動されることになるものである。この
結果ブレーク接点204は信号線211へのアース信号の送出
を、また、ブレーク接点205は信号線112へのアース信号
の送出を停止させることになる。信号線112には抵抗107
を介し電圧Vが印加されていることから、アンド回路10
0のゲートは閉じられ、また、オア回路108からは装置使
用中信号110が得られ、装置10に共通バス50が使用中で
あること、即ち、特定装置40を使用し得ないことが通知
されるものである。同様に信号線211によっては装置30
も特定装置40を使用し得ないことが知れるものである。
When the priority selection circuits 11 and 31 do not use the common bus 50, that is, the signal line 111 is connected to the ground signal from the ground line 113 via the break contact 104, and the signal line 112 is connected to the ground via the break contact 205. when both have a logic "0" state by a ground signal from line 312, if it is sent by the processor CPU2 in order to use a particular device 40 from the specific device request signal (REQ 1) 209 of the device 20, the a Similarly, a request signal is sent from the AND circuit 200 to the common bus 50 via the driver 201, and the driver 203 drives the relay 203. As a result, the break contact 204 stops sending the ground signal to the signal line 211, and the break contact 205 stops sending the ground signal to the signal line 112. A resistor 107 is connected to the signal line 112.
Since the voltage V is applied through the
The gate of 0 is closed, and a device busy signal 110 is obtained from the OR circuit 108 to notify the device 10 that the common bus 50 is in use, that is, the specific device 40 cannot be used. Things. Similarly, depending on the signal line 211, the device 30
It is also known that the specific device 40 cannot be used.

また、例えば装置20の電源を切断した時に優先選択回
路21の電源も切断される構成になっている場合であって
もリレー203は駆動せず、接点204、205が開放されるこ
とはないため、装置10、30及び特定装置40の動作に影響
することはない。また、保守等で装置20をシステムから
の切離し、装置20独自に運転する場合にもリレー203は
駆動せず、接点204、205が開放されることはないため、
装置10、30及び特定装置40の動作に影響することはな
い。
Also, for example, even when the power of the priority selection circuit 21 is turned off when the power of the device 20 is turned off, the relay 203 is not driven and the contacts 204 and 205 are not opened. , The devices 10, 30 and the specific device 40 are not affected. Also, when the device 20 is disconnected from the system for maintenance or the like and the device 20 is operated independently, the relay 203 is not driven, and the contacts 204 and 205 are not opened.
It does not affect the operation of the devices 10, 30 and the specific device 40.

次に第2の本発明について説明すれば、第3図はその
発明に係るシステムの一例でのシステム構成を示したも
のである。図示のように既にこれまでに述べた装置10,2
0,30といった具合の系列を単位とする装置群が複数(本
例では8群)群対応の共通バス50〜57を介し特定装置40
に収容される場合を示したものである。装置群が1群の
みである場合にはこれまでに述べた優先選択方式で対処
し得るが、装置群が複数である場合には装置群間で特定
装置40に対する使用要求を調整する必要があるというも
のである。第4図は第3図に示す優先選択回路11,21,3
1,13,23,33,15,25,35の受信回路41に対する関係を示し
たものである。各優先選択回路の構成は既にこれまでに
第1図に示したものに同様であるが、アース線312,332,
352に対するアース信号は受信回路41による制御下に与
えられるようになっていることが異なっている。この場
合共通バス50〜57からのリクエスト信号は受信回路41内
のプライオリティエンコード回路(PENC)410によって5
0>51>…>…>57順に優先順位が予め付与されてお
り、その回路の入出力動作は第5図に示すところであ
る。複数同時入力に対しての優先順位が考慮されている
ものであるがその出力Y0〜Y2,Eによって共通バス50〜57
の選択が行なわれるようになっている。更にその出力Y0
〜Y2はデコード回路(DEC)420によってデコードされる
が、その入出力動作は第5図に示すようである。入力X0
〜X7の全てが論理“0"である場合、即ち、いずれの装置
からも使用要求がない場合は、PENC410の出力Eが論理
“0"となってDEC420の出力Z0〜Z7は全て論理“1"を出力
し、入力X0〜X7のいずれか1つ又は複数のものに出力が
ある場合には最も優先順位の高いもの1つに対応した出
力Z0〜Z7の1つから論理“0"が出力される。即ち、入力
X0〜X7に対応して出力Z0〜Z7があり、X0〜X7のうち選択
されたものに対応してZ0〜Z7のうち1つが“0"となる。
出力Z0〜Z7はドライバ機能を具備したアンド回路430〜4
37各々で出力Eと論理積されるが、出力Eが“1"の時は
出力Z0〜Z7のうち1つが“0"となるため、アンド回路43
0〜437のうち1個だけゲートが閉じられ、したがって、
アンド回路430〜437に接続されたリレー(A0)440〜(A
7)447のうち1個を除いて全駆動されるところとなるも
のである。この動作を第5図に動作リレーとして示す。
リレー(A0)440〜(A7)447のブレーク接点(a0)450
〜(a7)457はアース線312,332,352へのアース信号の供
給を制御するためのものであり、第5図からも明らかな
ようにリレー(A0)440〜(A7)447のうち選択された共
通バスに対応するものは動作されることはなく、アース
線312〜352のうち選択された共通バスに対応するものの
みにアース信号が送られることになる。アース信号が送
られない場合は特定装置40が既に使用中であることが各
々の装置群に通知されるものであり、その動作は第1図
に示すアース線312が恰も切断されたのと同様になるも
のである。
Next, a second embodiment of the present invention will be described. FIG. 3 shows a system configuration of an example of a system according to the present invention. As shown, the devices 10,2 already described
A specific device 40 is connected via a common bus 50 to 57 corresponding to a plurality of (in this example, 8 groups) groups each having a group of units such as 0 and 30.
FIG. When there is only one device group, the priority selection method described above can cope with this. However, when there are a plurality of device groups, it is necessary to adjust the use request for the specific device 40 between the device groups. That is. FIG. 4 shows the priority selection circuits 11, 21, 3 shown in FIG.
This shows the relationship of 1,13,23,33,15,25,35 to the receiving circuit 41. The configuration of each priority selection circuit is the same as that already shown in FIG. 1 except that the ground lines 312, 332,
The difference is that the ground signal for 352 is provided under the control of the receiving circuit 41. In this case, the request signal from the common buses 50 to 57 is sent to the priority encoding circuit (PENC) 410 in the receiving circuit 41 for 5
0>51>...>> 57, the priorities are assigned in advance, and the input / output operation of the circuit is as shown in FIG. Although priorities for a plurality of simultaneous inputs are considered, the outputs Y0 to Y2 and E cause common buses 50 to 57.
Is selected. The output Y0
.About.Y2 are decoded by the decode circuit (DEC) 420, and the input / output operations are as shown in FIG. Input X0
If all ~X7 is logic "0", i.e., if there is no even use request from any device, all the output Z 0 to Z 7 of the output E becomes a logic "0" DEC420 of PENC410 logic outputs "1", from the one of the output Z 0 to Z 7 corresponding to one having the highest priority when there is an output or to one or more of the input X 0 to X 7 The logic "0" is output. That is, input
There are outputs Z0 to Z7 corresponding to X0 to X7, and one of Z0 to Z7 becomes "0" corresponding to a selected one of X0 to X7.
Outputs Z0 to Z7 are AND circuits 430 to 4 having a driver function.
37 is ANDed with the output E. When the output E is "1", one of the outputs Z0 to Z7 becomes "0".
Only one of the gates 0 to 437 is closed, so
Relays (A0) 440 to (A connected to AND circuits 430 to 437
7) Except for one of the 447s, all of them are driven. This operation is shown in FIG. 5 as an operation relay.
Relay (A0) 440~ (A7) 447 of the break contact (a 0) 450
~ (A 7) 457 is for controlling the supply of ground signals to the ground wire 312,332,352 common a selected one of the fifth relay (A0) As is apparent from FIG. 440~ (A7) 447 The bus corresponding to the bus is not operated, and the ground signal is sent only to the ground wire 312 to 352 corresponding to the selected common bus. If the ground signal is not sent, each device group is notified that the specific device 40 is already in use, and the operation is the same as when the ground wire 312 shown in FIG. 1 is disconnected. It becomes something.

なお、アンド回路430〜437のいずれか1つに論理“0"
が出力された時、オア回路402において、装置40の使用
要求信号(REQ)403が出力され、これによって装置40の
プロセッサCPU4と装置11〜31、13〜33、15〜35のいずれ
か1つとのデータ転送処理を行う。
It should be noted that one of the AND circuits 430 to 437 has a logic “0”.
Is output in the OR circuit 402, a use request signal (REQ) 403 of the device 40 is output, whereby the processor CPU 4 of the device 40 and any one of the devices 11 to 31, 13 to 33, and 15 to 35 are connected. Of data transfer processing.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明による場合は、複数の装置
が特定の装置をアクセスするに際し、同時に複数の装置
をシステムより切り離す場合でも選択制御用信号線の接
続変更を要しなく、そのまま他の装置ではアクセスし得
えるまた第1図に示す実施例のように使用要求信号の存
在を装置側に通知することで、何れかの装置が特定の装
置に対し、使用要求を発生した場合には、その旨が即、
他の装置で認識されることになる。また、本発明によれ
ば、装置群が複数特定の装置に並列的に収容されている
場合において、装置群の何れかが特定の装置に対し使用
要求を発生した場合には、その旨が即、他の装置群で認
識され得るという効果がある。
As described above, according to the present invention, when a plurality of devices access a specific device, even if the plurality of devices are simultaneously disconnected from the system, the connection of the selection control signal line does not need to be changed, and the other devices are not changed. Then, as in the embodiment shown in FIG. 1, the presence of the use request signal is notified to the device side, so that when any device issues a use request to a specific device, To that effect,
It will be recognized by other devices. Further, according to the present invention, when a device group is accommodated in a plurality of specific devices in parallel, if any of the device groups issues a use request to a specific device, the fact is immediately notified. This can be recognized by another device group.

【図面の簡単な説明】[Brief description of the drawings]

第1図は、本発明に係る優先選択回路の一例での詳細構
成を示す図、第2図は本発明に係るシステムの基本的な
システム構成を示す図、第3図は第2の本発明に係るシ
ステムのシステム構成を示す図、第4図はそのシステム
における優先選択回路の特定装置受信回路に対する関係
を示す図、第5図は特定装置受信回路の動作を説明する
ための図である。 10,12,14,20,22,24,30,32,34……装置、 11,13,15,21,23,25,31,33,35……優先選択回路、 40……特定(の)装置、 41……受信回路、 50〜57……共通バス、 100,200,430〜437……アンド回路、 103,203,440〜447……リレー、 108,208……オア回路、 111,112,211,212……特定装置使用中信号線、 113,312……アース線。
FIG. 1 is a diagram showing a detailed configuration of an example of a priority selection circuit according to the present invention, FIG. 2 is a diagram showing a basic system configuration of a system according to the present invention, and FIG. FIG. 4 is a diagram showing a relationship between a priority selection circuit and a specific device receiving circuit in the system, and FIG. 5 is a diagram for explaining an operation of the specific device receiving circuit. 10,12,14,20,22,24,30,32,34 …… Device, 11,13,15,21,23,25,31,33,35 …… Priority selection circuit, 40 …… Specific ) Device, 41 ... Reception circuit, 50-57 ... Common bus, 100,200,430-437 ... And circuit, 103,203,440-447 ... Relay, 108,208 ... OR circuit, 111,112,211,212 ... Signal line in use of specific device, 113,312 ... ground wire.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 端山 聡 横須賀市武1丁目2356番地 日本電信電 話株式会社情報通信処理研究所内 (56)参考文献 特開 昭57−127232(JP,A) 特開 昭58−48130(JP,A) ──────────────────────────────────────────────────続 き Continuing from the front page (72) Inventor Satoshi Hayama 1-2356 Take, Yokosuka City Inside Information and Communication Processing Laboratories, Nippon Telegraph and Telephone Corporation (56) References JP-A-57-127232 (JP, A) 58-48130 (JP, A)

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】共通バスと、該共通バスに接続された特定
装置と、上記共通バスに並列的に接続された複数の装置
とを具え、上記特定装置と上記複数の装置のいずれか1
つとデータ転送処理を行うシステムにおいて、上記複数
の装置は、それぞれ該装置対応優先選択回路を有し、該
選択回路、上記共通バスを介して上記特定装置に該特定
装置の使用を要求する信号を発し、該要求信号が受入れ
られた装置が上記特定装置を専有的に使用することが可
能な優先選択方式であって、上記装置対応優先選択回路
は、それぞれブレーク接点を有する2種類の信号線と、
該信号線の信号状態と上記装置からの特定装置使用要求
信号とを受け、上記信号線の信号状態によって該特定装
置使用要求信号を上記特定装置に導くと共に該特定装置
使用要求信号出力時、該出力信号をもって上記2種類の
信号線の各ブレーク接点を制御する論理手段とを含み、
上記2種類の信号線の信号状態に基づき、上記装置から
の特定装置使用要求信号の上記特定装置への発生を制御
してなると共に電源断などによりシステムから上記共通
バスに接続されている複数の装置のうち特定の装置が切
り離された時、上記優先選択回路でのブレーク接点を閉
成状態に維持し、他の装置に影響を与えないようにした
ことを特徴とする優先選択方式。
An apparatus comprising: a common bus, a specific device connected to the common bus, and a plurality of devices connected in parallel to the common bus, wherein any one of the specific device and the plurality of devices is provided.
In a system that performs data transfer processing, the plurality of devices each have a device-specific priority selection circuit, and the selection circuit transmits a signal requesting the specific device to use the specific device via the common bus. Issued, the device receiving the request signal is a priority selection system capable of exclusively using the specific device, wherein the device corresponding priority selection circuit includes two types of signal lines each having a break contact. ,
Receiving the signal state of the signal line and the specific device use request signal from the device, guiding the specific device use request signal to the specific device according to the signal state of the signal line, and outputting the specific device use request signal, Logic means for controlling each break contact of the two types of signal lines with an output signal,
Based on the signal states of the two types of signal lines, the generation of a specific device use request signal from the device to the specific device is controlled, and a plurality of devices connected to the common bus from the system due to power cutoff or the like. A priority selection system, wherein when a specific device is disconnected from a device, a break contact in the priority selection circuit is kept closed so as not to affect other devices.
【請求項2】上記優先選択回路は、上記信号線の信号状
態によって該特定装置使用要求信号を上記特定装置に導
くと共に該特定装置使用要求信号出力時、該出力信号を
もって上記2種類の信号線の各ブレーク接点を制御する
第1の論理手段と、上記2種類の信号線の信号状態を受
けて、いずれかの装置が特定装置に対して使用要求を出
しているかを表す信号を装置側に出力する第2の論理手
段とからなる特許請求の範囲第1項記載の優先選択方
式。
2. The signal processing apparatus according to claim 1, wherein the priority selection circuit guides the specific device use request signal to the specific device according to a signal state of the signal line, and outputs the two types of signal lines using the output signal when the specific device use request signal is output. A first logic means for controlling each of the break contacts, and a signal indicating which one of the devices has issued a use request to the specific device in response to the signal states of the two types of signal lines, to the device side. 2. The priority selection method according to claim 1, comprising a second logic means for outputting.
【請求項3】第1、第2の共通バスと、該第1、第2の
共通バスに接続された特定装置と、上記第1の共通バス
に並列的に接続された第1の複数の装置群と、上記第2
の共通バスに並列的に接続された第2の複数の装置群と
からなり、上記特定装置と上記第1、第2の装置群のい
ずれか1つとデータ転送処理を行うシステムにおいて、
上記複数の装置は、それぞれ該装置対応優先選択回路を
有し、該選択回路、上記共通バスを介して上記特定装置
に該特定装置の使用を要求する信号を発し、該要求信号
が受入れられた装置が上記特定装置を専有的に使用する
ことが可能な優先選択方式であって、上記装置対応優先
選択回路は、それぞれブレーク接点を有する2種類の信
号線と、該信号線の信号状態と上記装置からの特定装置
使用要求信号とを受け、上記信号線の信号状態によって
該特定装置使用要求信号を上記特定装置に導くと共に該
特定装置使用要求信号出力時、該出力信号をもって上記
2種類の信号線の各ブレーク接点を制御する論理手段を
含み、上記第1、第2の共通バスに接続され、該バスに
同時に特定装置使用要求信号を受けた時、どちらのバス
を優先するかその優先順位を付けたプライオリティエン
コード回路と、該プライオリティエンコード回路の上記
各バスに対応する出力をデコードするデコード回路と、
該デコード回路のバス対応出力を受けて開閉するバス対
応の第1、第2のリレー接点を含むリレー回路とを含
み、上記第1のバスの特定装置使用要求信号を選択した
場合には、該第1のバスに対応する上記第1のリレー接
点を介して上記第1の装置群にのみアース信号を出力
し、上記第2のバスの特定装置使用要求信号を選択した
場合には、該第2のバスに対応する上記第2のリレー接
点を介して上記第2の装置群にのみアース信号を出力
し、該アース信号の有無をもって特定装置に使用状態を
通知すると共に電源断などによりシステムから上記共通
バスに接続されている複数の装置のうち特定の装置が切
り離された時、上記優先選択回路でのブレーク接点を閉
成状態に維持し、他の装置に影響を与えないようにした
ことを特徴とする優先選択方式。
3. A first and second common bus, a specific device connected to the first and second common buses, and a first plurality of devices connected in parallel to the first common bus. The device group and the second
A second plurality of device groups connected in parallel to a common bus, and performing a data transfer process with the specific device and any one of the first and second device groups.
The plurality of devices each have the device corresponding priority selection circuit, the selection circuit issues a signal requesting the specific device to use the specific device via the common bus, and the request signal is accepted. A priority selection system in which the device can exclusively use the specific device, wherein the device corresponding priority selection circuit includes two types of signal lines each having a break contact, a signal state of the signal line, Receiving the specific device use request signal from the device, guiding the specific device use request signal to the specific device according to the signal state of the signal line, and outputting the specific device use request signal, the two types of signals having the output signal Logic means for controlling each break contact of the line, which is connected to the first and second common buses, and which receives a specific device use request signal at the same time, which bus has priority. And priority encoding circuit with a previous rank, a decoding circuit for decoding an output corresponding to each bus of the priority encoder circuit,
A relay circuit including first and second relay contacts corresponding to a bus which receives and opens and closes a bus corresponding output of the decoding circuit, wherein when the specific device use request signal of the first bus is selected, When a ground signal is output only to the first device group via the first relay contact corresponding to the first bus, and the specific device use request signal of the second bus is selected, the ground signal is output. A ground signal is output only to the second device group via the second relay contact corresponding to the second bus, and the use state is notified to the specific device based on the presence or absence of the ground signal, and the system is turned off by power cutoff or the like. When a specific device among a plurality of devices connected to the common bus is disconnected, a break contact in the priority selection circuit is maintained in a closed state so as not to affect other devices. Priority selection characterized by Method.
JP61234672A 1986-10-03 1986-10-03 Priority selection method Expired - Lifetime JP2574773B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61234672A JP2574773B2 (en) 1986-10-03 1986-10-03 Priority selection method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61234672A JP2574773B2 (en) 1986-10-03 1986-10-03 Priority selection method

Publications (2)

Publication Number Publication Date
JPS6389957A JPS6389957A (en) 1988-04-20
JP2574773B2 true JP2574773B2 (en) 1997-01-22

Family

ID=16974661

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61234672A Expired - Lifetime JP2574773B2 (en) 1986-10-03 1986-10-03 Priority selection method

Country Status (1)

Country Link
JP (1) JP2574773B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6037941B2 (en) * 1981-01-30 1985-08-29 住友電気工業株式会社 Bus exclusive control method
JPS5848130A (en) * 1981-09-17 1983-03-22 Mitsubishi Electric Corp Bus priority controller

Also Published As

Publication number Publication date
JPS6389957A (en) 1988-04-20

Similar Documents

Publication Publication Date Title
US5949982A (en) Data processing system and method for implementing a switch protocol in a communication system
US4638311A (en) Apparatus for providing masterless collision detection
US5896516A (en) Method and apparatus for reducing propagation latency in a high speed crossbar switch
US4740956A (en) Linear-space signalling for a circuit-switched network
US4706150A (en) Switching protocal for multiple autonomous switching planes
Ahuja S/Net: A high-speed interconnect for multiple computers
RU2110839C1 (en) Communication line
US3947818A (en) Bus-coupler
US3485953A (en) Asynchronous time-sharing of multi-carrier channels
WO1985001365A1 (en) Numerical control apparatus
US5703883A (en) Expandable repeater controller
JP2574773B2 (en) Priority selection method
KR920008605A (en) Minimum contention processor and system bus system
JPH0916517A (en) Bus interface
KR100202398B1 (en) Isdn device control system having duplication structure
KR950012317B1 (en) System bus arbitration circuit inside the base station unit
KR0146743B1 (en) Arbitrator with duplication communication logic of serial bus in electronic switching system
JP2000047766A (en) Method and device for parallel data transmission, and method and device for collision prevention in parallel bus system
JPS62286152A (en) Controller for input and output device
JPH0113575B2 (en)
KR100194985B1 (en) Message exchange device between processor modules
KR960027715A (en) Broadband General Information Network Terminal Matching Device Supporting Multiple Processors and Its Operation Method
JPS6132161A (en) Information transfer device of processing system
JPH0414339A (en) Terminal equipment
JPH09128327A (en) Bus arbiter