KR100825336B1 - 반도체 회로 - Google Patents
반도체 회로 Download PDFInfo
- Publication number
- KR100825336B1 KR100825336B1 KR1020050120493A KR20050120493A KR100825336B1 KR 100825336 B1 KR100825336 B1 KR 100825336B1 KR 1020050120493 A KR1020050120493 A KR 1020050120493A KR 20050120493 A KR20050120493 A KR 20050120493A KR 100825336 B1 KR100825336 B1 KR 100825336B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- power supply
- current
- channel mosfet
- capacitor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 26
- 239000003990 capacitor Substances 0.000 claims abstract description 124
- 230000010355 oscillation Effects 0.000 claims description 120
- 230000001419 dependent effect Effects 0.000 claims description 9
- 239000000872 buffer Substances 0.000 claims description 8
- 238000007599 discharging Methods 0.000 claims description 3
- 230000003111 delayed effect Effects 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 9
- 230000003247 decreasing effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 42
- 230000007423 decrease Effects 0.000 description 34
- 102100031025 CCR4-NOT transcription complex subunit 2 Human genes 0.000 description 18
- 101001092183 Drosophila melanogaster Regulator of gene activity Proteins 0.000 description 18
- 101000919667 Homo sapiens CCR4-NOT transcription complex subunit 2 Proteins 0.000 description 18
- 102100031024 CCR4-NOT transcription complex subunit 1 Human genes 0.000 description 15
- 101000919674 Caenorhabditis elegans CCR4-NOT transcription complex subunit let-711 Proteins 0.000 description 15
- 101000919672 Homo sapiens CCR4-NOT transcription complex subunit 1 Proteins 0.000 description 15
- 102100031033 CCR4-NOT transcription complex subunit 3 Human genes 0.000 description 12
- 101000919663 Homo sapiens CCR4-NOT transcription complex subunit 3 Proteins 0.000 description 12
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 6
- MZAGXDHQGXUDDX-JSRXJHBZSA-N (e,2z)-4-ethyl-2-hydroxyimino-5-nitrohex-3-enamide Chemical compound [O-][N+](=O)C(C)C(/CC)=C/C(=N/O)/C(N)=O MZAGXDHQGXUDDX-JSRXJHBZSA-N 0.000 description 6
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 6
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 description 6
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 description 6
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 6
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 238000010276 construction Methods 0.000 description 4
- -1 40Cb Chemical compound 0.000 description 2
- 230000001934 delay Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 241000220317 Rosa Species 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/011—Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0231—Astable circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electronic Switches (AREA)
- Control Of Electrical Variables (AREA)
Abstract
Description
Claims (15)
- 삭제
- 전원전압으로 구동되고, 상기 전원전압에 의존한 전류를 출력함과 동시에, 상기 전원전압으로부터 소정의 저하 전압만큼 저하하여 이루어지는 기준전압을 출력하는 전류원과,상기 전류원으로부터 출력되는 전류에 의해 충전되는 콘덴서와,상기 콘덴서의 전압을, 상기 전류원으로부터 출력되는 기준전압과 비교하여, 상기 기준전압이상이 되었을 때, 출력 신호를 출력하는 콤퍼레이터를 구비하고,전원전압의 공급 개시부터, 상기 콘덴서의 전압이 상기 콘덴서의 충전에 의해 경과 시간에 비례하여 상승하고, 상기 기준전압에 도달할 때까지의 지연시간 후에, 상기 출력신호를 출력하는 타이머 회로를 구성하고,상기 전류원은,제 1과 제 2의 P채널 MOSFET를 포함하는 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 전원전압과 접지와의 사이에, 상기 제1의 P채널 MOSFET와 상기 제 1의 저항이 삽입되며,상기 전류원은 상기 전원전압으로부터 상기 제 1의 P채널 MOSFET의 문턱값 전압만큼 저하한 전압값인 상기 제 1의 저항의 양단의 전압을 기준전압으로서 출력하고,상기 전류원은, 상기 전원전압으로부터 상기 제 2의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 전원전압으로 구동되고, 상기 전원전압에 의존한 전류를 출력함과 동시에, 상기 전원전압으로부터 소정의 저하 전압만큼 저하하여 이루어지는 기준전압을 출력하는 전류원과,상기 전류원으로부터 출력되는 전류에 의해 충전되는 콘덴서와,상기 콘덴서의 전압을, 상기 전류원으로부터 출력되는 기준전압과 비교하여, 상기 기준전압이상이 되었을 때, 출력 신호를 출력하는 콤퍼레이터를 구비하고,전원전압의 공급 개시부터, 상기 콘덴서의 전압이 상기 콘덴서의 충전에 의해 경과 시간에 비례하여 상승하고, 상기 기준전압에 도달할 때까지의 지연시간 후에, 상기 출력신호를 출력하는 타이머 회로를 구성하고,상기 전류원은,제 1과 제 2의 N채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 P채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로가 종속 접속되며,상기 전원전압과 접지와의 사이에, 상기 제 1의 저항과 상기 제 1의 N채널 MOSFET가 삽입되고,상기 전류원은, 상기 전원전압으로부터 상기 제 1의 저항을 통해 저하한 전압값인 상기 제 1의 N채널 MOSFET의 양단의 전압을, 상기 제 2의 N채널 MOSFET를 통해 출력한 전압을 기준전압으로서 출력하며,상기 전류원은, 상기 전원전압으로부터 상기 제 2의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 전원전압으로 구동되고, 상기 전원전압에 의존한 전류를 출력함과 동시에, 상기 전원전압으로부터 소정의 저하 전압만큼 저하하여 이루어지는 기준전압을 출력하는 전류원과,상기 전류원으로부터 출력되는 전류에 의해 충전되는 콘덴서와,상기 콘덴서의 전압을, 상기 전류원으로부터 출력되는 기준전압과 비교하여, 상기 기준전압이상이 되었을 때, 출력 신호를 출력하는 콤퍼레이터를 구비하고,전원전압의 공급 개시부터, 상기 콘덴서의 전압이 상기 콘덴서의 충전에 의해 경과 시간에 비례하여 상승하고, 상기 기준전압에 도달할 때까지의 지연시간 후에, 상기 출력신호를 출력하는 타이머 회로를 구성하고,상기 전류원은,제 1과 제 2의 P채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 N채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 3과 제 4의 P채널 MOSFET를 포함하는 제 3의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로와, 상기 제 3의 커런트 미러 회로가 종속 접속되며,상기 전원전압과 접지와의 사이에, 상기 제 1의 P채널 MOSFET와 상기 제 1의 저항이 삽입되고,상기 전류원은, 상기 전원전압으로부터 상기 제 1의 P채널 MOSFET의 문턱값 전압만큼 저하한 값인 상기 제 1의 저항의 양단의 전압을, 상기 제 2의 P채널 MOSFET 및 상기 제 2의 커런트 미러 회로를 통해 출력한 전압을 기준전압으로서 출력하고,상기 전류원은, 상기 전원전압으로부터 상기 제 4의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 전원전압으로 구동되고, 상기 전원전압에 의존한 전류를 출력함과 동시에, 상기 전원전압으로부터 소정의 제 1의 저하 전압만큼 저하하여 이루어지는 제 1의 기준전압과, 상기 제 1의 기준전압으로부터 소정의 제 2의 저하 전압만큼 저하하여 이루어지는 제 2의 기준전압을 출력하는 전류원과,상기 전류원으로부터 출력되는 전류에 의해 충전되는 콘덴서와,상기 콘덴서의 전압을 상기 제 1의 기준전압과 비교하여, 상기 제 1의 기준전압이상이 되었을 때, 세트 신호를 출력하는 제 1의 콤퍼레이터과,상기 콘덴서의 전압을, 상기 제 2의 기준전압과 비교하여, 상기 제 2의 기준전압 이하가 되었을 때, 리셋 신호를 출력하는 제 2의 콤퍼레이터와,상기 세트 신호에 응답하여 세트되고, 상기 리셋 신호에 응답하여 리셋되며, 상기 세트된 후 상기 리셋될 때까지 출력신호를 출력하는 세트 리셋형 플립플롭과,상기 세트 신호에 응답하여 상기 콘덴서를 방전하는 방전 회로를 구비하고,상기 리셋 신호에 응답하여, 상기 콘덴서의 전압이 상기 콘덴서의 충전에 의해 상기 제 2의 기준전압으로부터 경과 시간에 비례하여 상승하고, 상기 제 1의 기준전압에 도달한 후, 상기 세트 신호에 응답하여, 상기 콘덴서의 방전에 의해 상기 제 1의 기준전압으로부터 경과 시간에 따라서 하강하여 상기 제 2의 기준전압에 도달하는 동작을 반복함으로써, 상기 세트 리셋형 플립플롭으로부터의 출력 신호를, 소정 주기를 갖는 발진 신호로서 출력하는 발진회로를 구성한 것을 특징으로 하는 반도체 회로.
- 제 5항에 있어서,상기 전류원은,제 1과 제 2의 N채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 P채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로가 종속 접속되며,상기 전원전압과 접지와의 사이에, 상기 제 1의 저항과 상기 제 1의 N채널 MOSFET이 삽입되고,상기 전류원은, 상기 전원전압으로부터 상기 제 1의 저항을 통해 저하한 전압값인 상기 제 1의 N채널 MOSFET의 양단의 전압을 상기 제 2의 기준전압으로서 출력하고, 상기 제 2의 기준전압을 상기 제 2의 N채널 MOSFET를 통해 출력한 전압을 제 1의 기준전압으로서 출력하며,상기 전류원은, 상기 전원전압으로부터 상기 제 2의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 제 5항에 있어서,상기 전류원은,제 1과 제 2의 P채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 N채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 3과 제 4의 P채널 MOSFET를 포함하는 제 3의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로와, 상기 제 3의 커런트 미러 회로가 종속 접속되며,상기 전원 전압과 접지와의 사이에, 상기 제 1의 P채널 MOSFET와 상기 제 1의 저항이 삽입되고,상기 전류원은, 상기 전원전압으로부터 상기 제 1의 P채널 MOSFET의 문턱값 전압만큼 저하한 값인 상기 제 1의 저항의 양단의 전압을, 상기 제 2의 P채널 MOSFET를 통해 출력한 전압을 제 2의 기준전압으로서 출력하고, 상기 제 2의 기준전압을 상기 제 2의 커런트 미러 회로를 통해 출력한 전압을 제 1의 기준전압으로서 출력하며,상기 전류원은, 상기 전원전압으로부터 상기 제 4의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 제 5항 내지 제 7항 중 어느 한 항에 있어서,상기 방전 회로는, N채널 MOSFET로 구성된 것을 특징으로 하는 반도체 회로.
- 전원전압으로 구동되고, 상기 전원전압에 의존한 전류를 출력함과 동시에, 상기 전원전압으로부터 소정의 저하 전압만큼 저하하여 이루어지는 기준전압을 출력하고, 서로 소정의 시간간격만큼 지연되어 동작이 개시되는 3이상의 정수 N개의 전류원과,상기 N개의 전류원으로부터 각각 출력되는 전류에 의해 충전되는 N개의 콘덴서와,세트 신호에 응답하여 세트되고, 리셋 신호에 응답하여 리셋되며, 상기 리셋된 후 상기 세트 될 때까지 출력 신호를 출력하는 N개의 세트 리셋형 플립플롭과,상기 N개의 콘덴서로부터 출력되는 신호전압이 소정의 문턱값 이상이 되었을 때 각각, 문턱값 결과 신호를 출력하는 N개의 문턱값 소자와,상기 N개의 문턱값 소자 중, 각 한 쌍의 문턱값 소자로부터의 문턱값 결과신호가 동시에 출력되는 것을 나타내는 동시 출력신호를, 상기 N개의 세트 리셋형 플립플롭 중 대응하는 각 한쌍의 세트 리셋형 플립플롭의 세트 신호와 리셋 신호로서 출력하는 N개의 게이트 소자와,상기 N개의 세트 리셋형 플립플롭으로부터 출력되는 출력 신호에 응답하여 각각 상기 N개의 콘덴서를 방전하는 N개의 방전 회로를 구비하고,상기 리셋 신호에 응답하여, 상기 각 콘덴서의 전압이 상기 각 콘덴서의 충전에 의해 경과 시간에 비례하여 상승하고, 상기 기준전압에 도달한 후, 상기 세트 신호에 응답하여, 상기 각 콘덴서의 방전에 의해 상기 기준전압으로부터 경과 시간에 따라서 하강하는 동작을 상기 각 콘덴서에 있어서 상기 시간간격만큼 어긋나게 반복함으로써, 상기 각 세트 리셋형 플립플롭으로부터의 출력 신호를 각각, 소정의 주기를 갖는 발진 신호로서 출력하는 발진회로를 구성한 것을 특징으로 하는 반도체 회로.
- 제 9항에 있어서,상기 각 문턱값 소자는 인버터이며, 상기 각 게이트 소자는 노어 게이트인 것을 특징으로 하는 반도체 회로.
- 제 9항에 있어서,상기 각 문턱값 소자는 문턱값 버퍼이며, 상기 각 게이트 소자는 반전입력 단자 부착 오아 게이트인 것을 특징으로 하는 반도체 회로.
- 제 9항 내지 제 11항 중 어느 한 항에 있어서,상기 각 전류원은,제 1과 제 2의 P채널 MOSFET를 포함하는 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 전원전압과 접지와의 사이에, 상기 제 1의 P채널 MOSFET와 상기 제 1의 저항이 삽입되고,상기 각 전류원은 상기 전원전압으로부터 상기 제 1의 P채널 MOSFET의 문턱값 전압만큼 저하한 전압값인 상기 제 1의 저항의 양단의 전압을 기준전압으로서 출력하며,상기 각 전류원은, 상기 전원전압으로부터 상기 제 2의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 제 9항 내지 제 11항 중 어느 한 항에 있어서,상기 각 전류원은,제 1과 제 2의 N채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 P채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로가 종속 접속되며,상기 전원전압과 접지와의 사이에, 상기 제 1의 저항과 상기 제 1의 N채널 MOSFET가 삽입되고,상기 각 전류원은, 상기 전원전압으로부터 상기 제 1의 저항을 통해 저하한 전압값인 상기 제 1의 N채널 MOSFET의 양단의 전압을, 상기 제 2의 N채널 MOSFET를 통해 출력한 전압을 기준전압으로서 출력하며,상기 각 전류원은, 상기 전원전압으로부터 상기 제 2의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 제 9항 내지 제 11항 중 어느 한 항에 있어서,상기 각 전류원은,제 1과 제 2의 P채널 MOSFET를 포함하는 제 1의 커런트 미러 회로와,제 1과 제 2의 N채널 MOSFET를 포함하는 제 2의 커런트 미러 회로와,제 3과 제 4의 P채널 MOSFET를 포함하는 제 3의 커런트 미러 회로와,제 1의 저항과,제 2의 저항을 구비하고,상기 제 1의 커런트 미러 회로와, 상기 제 2의 커런트 미러 회로와, 상기 제 3의 커런트 미러 회로가 종속 접속되고,상기 전원전압과 접지와의 사이에, 상기 제 1의 P채널 MOSFET와 상기 제 1의 저항이 삽입되며,상기 각 전류원은, 상기 전원전압으로부터 상기 제 1의 P채널 MOSFET의 문턱값 전압만큼 저하한 값인 상기 제 1의 저항의 양단의 전압을, 상기 제 2의 P채널 MOSFET 및 상기 제 2의 커런트 미러 회로를 통해 출력한 전압을 기준전압으로서 출력하고,상기 각 전류원은, 상기 전원전압으로부터 상기 제 4의 P채널 MOSFET 및 상기 제 2의 저항을 통해 전류를 상기 콘덴서에 출력하는 것을 특징으로 하는 반도체 회로.
- 제 9항 내지 제 11항 중 어느 한 항에 있어서,상기 각 방전 회로는, N채널 MOSFET로 구성된 것을 특징으로 하는 반도체 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004357869A JP4568595B2 (ja) | 2004-12-10 | 2004-12-10 | 半導体回路 |
JPJP-P-2004-00357869 | 2004-12-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060065557A KR20060065557A (ko) | 2006-06-14 |
KR100825336B1 true KR100825336B1 (ko) | 2008-04-28 |
Family
ID=36583515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050120493A KR100825336B1 (ko) | 2004-12-10 | 2005-12-09 | 반도체 회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7486151B2 (ko) |
JP (1) | JP4568595B2 (ko) |
KR (1) | KR100825336B1 (ko) |
CN (1) | CN1787369B (ko) |
DE (1) | DE102005057980B4 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4253720B2 (ja) * | 2006-11-20 | 2009-04-15 | Okiセミコンダクタ株式会社 | パワーオンリセット回路 |
US7603096B2 (en) * | 2007-02-16 | 2009-10-13 | Mediatek Inc. | Mixer with self-calibrating carrier leakage mechanism |
JP5535766B2 (ja) * | 2010-05-27 | 2014-07-02 | ラピスセミコンダクタ株式会社 | タイマー回路 |
JP5375753B2 (ja) * | 2010-06-17 | 2013-12-25 | ミツミ電機株式会社 | 発振回路及びその動作電流制御方法 |
US8742858B2 (en) * | 2011-01-28 | 2014-06-03 | Infineon Technologies Ag | Relaxation oscillator having a supply voltage independent output frequency |
CN103297028B (zh) * | 2012-03-01 | 2016-01-20 | 瑞昱半导体股份有限公司 | 支持自动翻转功能的以太网络通信电路 |
US9111750B2 (en) | 2013-06-28 | 2015-08-18 | General Electric Company | Over-voltage protection of gallium nitride semiconductor devices |
JP6352042B2 (ja) * | 2013-06-28 | 2018-07-04 | エイブリック株式会社 | 遅延回路、発振回路及び半導体装置 |
US9997507B2 (en) | 2013-07-25 | 2018-06-12 | General Electric Company | Semiconductor assembly and method of manufacture |
US9203390B1 (en) * | 2014-08-15 | 2015-12-01 | Himax Analogic, Inc. | Functional device and test mode activation circuit of the same |
JP6552908B2 (ja) * | 2015-08-07 | 2019-07-31 | 株式会社東芝 | 発振器 |
US10171032B2 (en) * | 2015-09-02 | 2019-01-01 | Micron Technology, Inc. | Apparatuses and methods for temperature independent oscillators |
KR20180091269A (ko) * | 2017-02-06 | 2018-08-16 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그것의 동작 방법 |
US10720885B2 (en) * | 2017-08-04 | 2020-07-21 | Dialog Semiconductor (Uk) Limited | Low power oscillator using flipped-gate MOS |
CN110471320A (zh) * | 2019-09-23 | 2019-11-19 | 重庆工商大学 | 机器人急停控制电路 |
US11796606B2 (en) | 2021-04-20 | 2023-10-24 | Texas Instruments Incorporated | Pin-leakage compensation scheme for external resistor-based oscillators |
US11848645B2 (en) * | 2021-04-22 | 2023-12-19 | Texas Instruments Incorporated | Enabling an external resistor for an oscillator |
US11437955B1 (en) | 2021-08-05 | 2022-09-06 | Texas Instruments Incorporated | Switchover schemes for transition of oscillator from internal-resistor to external-resistor mode |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5545250A (en) * | 1978-09-26 | 1980-03-29 | Toshiba Corp | Timer circuit |
JPS5585138A (en) | 1978-12-21 | 1980-06-26 | Toshiba Corp | Timer circuit |
JPS61164471A (ja) | 1985-01-14 | 1986-07-25 | Matsushita Electric Works Ltd | 集積回路の出力回路 |
KR970049151A (ko) * | 1995-12-28 | 1997-07-29 | 김광호 | 타이머 |
KR980012836A (ko) * | 1996-07-25 | 1998-04-30 | 이형도 | 발진장치 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3345852A1 (de) * | 1983-12-19 | 1985-06-27 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Monolithisch integrierter rc-oszillator |
JPS6139718A (ja) * | 1984-07-31 | 1986-02-25 | Toshiba Corp | 電圧検出回路 |
JPS62152217A (ja) * | 1985-12-26 | 1987-07-07 | Matsushita Electric Ind Co Ltd | 電子装置 |
US4868525A (en) * | 1988-09-23 | 1989-09-19 | Dallas Semiconductor Corporation | Temperature-stabilized oscillator |
JP3186267B2 (ja) * | 1992-12-07 | 2001-07-11 | 日本電気株式会社 | クロック発生回路 |
JPH08204527A (ja) * | 1995-01-31 | 1996-08-09 | Mitsumi Electric Co Ltd | 遅延リセット回路 |
US5579356A (en) | 1995-07-28 | 1996-11-26 | Micron Quantum Devices, Inc. | Timer circuit with programmable decode circuitry |
US5990753A (en) * | 1996-01-29 | 1999-11-23 | Stmicroelectronics, Inc. | Precision oscillator circuit having a controllable duty cycle and related methods |
JPH11120782A (ja) * | 1997-10-09 | 1999-04-30 | Hitachi Ltd | 半導体集積回路装置 |
JPH11145808A (ja) * | 1997-11-10 | 1999-05-28 | Hitachi Ltd | パワーオンリセット回路及びそれを用いた半導体集積回路装置 |
US6020792A (en) * | 1998-03-19 | 2000-02-01 | Microchip Technology Inc. | Precision relaxation oscillator integrated circuit with temperature compensation |
KR20010040690A (ko) * | 1998-12-04 | 2001-05-15 | 씨. 필립 채프맨 | 온도 보상 및 다양한 동작 모드를 갖는 정밀 이완 발진기 |
GB2351619A (en) * | 1999-07-01 | 2001-01-03 | Ericsson Telefon Ab L M | A frequency trimmable oscillator with insensitivity to power supply variations and parasitic capacitance |
JP4607291B2 (ja) | 2000-06-29 | 2011-01-05 | 三菱電機株式会社 | 半導体装置 |
US6856566B2 (en) | 2000-08-04 | 2005-02-15 | Nec Electronics Corporation | Timer circuit and semiconductor memory incorporating the timer circuit |
JP3866545B2 (ja) | 2000-08-04 | 2007-01-10 | Necエレクトロニクス株式会社 | タイマー回路および該タイマー回路を内蔵した半導体記憶装置 |
JP2003332893A (ja) * | 2002-05-16 | 2003-11-21 | Mitsutoyo Corp | クロック発生回路 |
KR20050085690A (ko) * | 2002-12-17 | 2005-08-29 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 발진기 |
-
2004
- 2004-12-10 JP JP2004357869A patent/JP4568595B2/ja active Active
-
2005
- 2005-10-28 US US11/260,174 patent/US7486151B2/en active Active
- 2005-12-05 DE DE102005057980.9A patent/DE102005057980B4/de active Active
- 2005-12-09 CN CN2005100228841A patent/CN1787369B/zh active Active
- 2005-12-09 KR KR1020050120493A patent/KR100825336B1/ko active IP Right Grant
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5545250A (en) * | 1978-09-26 | 1980-03-29 | Toshiba Corp | Timer circuit |
JPS5585138A (en) | 1978-12-21 | 1980-06-26 | Toshiba Corp | Timer circuit |
JPS61164471A (ja) | 1985-01-14 | 1986-07-25 | Matsushita Electric Works Ltd | 集積回路の出力回路 |
KR970049151A (ko) * | 1995-12-28 | 1997-07-29 | 김광호 | 타이머 |
KR980012836A (ko) * | 1996-07-25 | 1998-04-30 | 이형도 | 발진장치 |
Also Published As
Publication number | Publication date |
---|---|
JP2006166305A (ja) | 2006-06-22 |
KR20060065557A (ko) | 2006-06-14 |
DE102005057980A1 (de) | 2006-09-14 |
DE102005057980B4 (de) | 2014-10-02 |
US7486151B2 (en) | 2009-02-03 |
CN1787369A (zh) | 2006-06-14 |
US20060126238A1 (en) | 2006-06-15 |
JP4568595B2 (ja) | 2010-10-27 |
CN1787369B (zh) | 2013-04-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100825336B1 (ko) | 반도체 회로 | |
US6191630B1 (en) | Delay circuit and oscillator circuit using same | |
KR102509824B1 (ko) | 발진기 | |
JP3594631B2 (ja) | 電源に対して補償されたmos発振回路 | |
KR100347680B1 (ko) | 밴드 갭 레퍼런스 회로 | |
US20070182499A1 (en) | Oscillation circuit | |
EP0322047A2 (en) | Ring oscillator | |
US20030001552A1 (en) | Stabilized power unit | |
US5859571A (en) | Frequency trimmable oscillator and frequency multiplier | |
JPS61105111A (ja) | 電圧制御発振回路 | |
US11245360B2 (en) | Oscillator circuit, chip and electronic device | |
US20100134197A1 (en) | Oscillator having feedback path which is capable of supplying reduced voltage potential to oscillation circuit | |
WO2007142301A1 (ja) | 発振回路 | |
US20060028253A1 (en) | Power-on reset circuit | |
JP2003309463A (ja) | レベルシフト回路 | |
US20070268081A1 (en) | Oscillator circuit | |
US7126434B2 (en) | Oscillator circuit for semiconductor device | |
US7525394B2 (en) | Ultra low power CMOS oscillator for low frequency clock generation | |
JP2002135086A (ja) | 発振器 | |
KR20030072527A (ko) | 직류-직류 컨버터의 발진기 | |
JP3810316B2 (ja) | 周波数逓倍回路 | |
KR100205004B1 (ko) | 반도체 장치용 발진회로 | |
KR100525896B1 (ko) | Rc 펄스 발진기 | |
KR100211122B1 (ko) | 반도체 집적 회로 장치용 발진 회로 | |
KR101147355B1 (ko) | 오실레이터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130404 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140401 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160318 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20170322 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20180403 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190328 Year of fee payment: 12 |